台积电谈 5 纳米工艺技术

编程技术  /  houtizong 发布于 3年前   57
根据台积电研究人员递交到多个行业会议的论文,该公司正在风险投产的 5 纳米工艺技术能将晶体管密度提高到每平方毫米 1.713 亿,是其 7 纳米节点密度的 1.84 倍。过去五年,台积电的芯片工艺技术从 16 纳米逐步过渡到 10 纳米、7 纳米和 5 纳米,晶体管密度从 16 纳米的 2888 万/平方毫米增长到 10 纳米的 5251 万,7 纳米的 9120 万,到 5 纳米的 1.713 亿。5 纳米节点设计用于制造移动 SoC 和 HPC 应用,典型的移动 SoC 包含 60% 的逻辑,30% 的 SRAM 和 10% 的模拟/IO,它预计能将芯片大小减少 35%-40%。台积电在南部科学工业园区建造的 12 英寸 EUV GigaFab 晶圆厂 Fab 18 将使用 5 纳米和未来的 3 纳米技术制造芯片。

请勿发布不友善或者负能量的内容。与人为善,比聪明更重要!

留言需要登陆哦

技术博客集 - 网站简介:
前后端技术:
后端基于Hyperf2.1框架开发,前端使用Bootstrap可视化布局系统生成

网站主要作用:
1.编程技术分享及讨论交流,内置聊天系统;
2.测试交流框架问题,比如:Hyperf、Laravel、TP、beego;
3.本站数据是基于大数据采集等爬虫技术为基础助力分享知识,如有侵权请发邮件到站长邮箱,站长会尽快处理;
4.站长邮箱:[email protected];

      订阅博客周刊 去订阅

文章归档

文章标签

友情链接

Auther ·HouTiZong
侯体宗的博客
© 2020 zongscan.com
版权所有ICP证 : 粤ICP备20027696号
PHP交流群 也可以扫右边的二维码
侯体宗的博客